你好,
我打算使用SLG46826V来设计CLK缓冲区,以产生25MHz波形,其中50%占空比
然而,产出似乎不是我期待的。
附件是具有波形的设计。
您能否提一些建议?
感谢您与我们联系。
输出上没有方形脉冲可能是由于寄生电容。
推挽输出,电路板,插座和范围探头创建寄生RC电路。RC电路需要一些时间才能收取费用。在途中的范围越多,电容越高,时间常数越大(t = r * c)。
如果您希望看到芯片需要进行平方脉冲,请将其焊接在PCB上,并使用特定设备,带有连接器的短线(如SMA连接器)和阻抗匹配等。您可能需要减少来自等式T = R * C的C分量。请让我知道这可不可以帮你
亲切的问候
夏天
嗨希凡尼,
谢谢你的建议。
根据您的解释,我可以得出结论,OSC的设置是否正确(预测器和输出设置为1)?
谢谢
是的,当前设置是正确的。如果您进一步想要显着降低该值,可以使用CLK预测和输出分频器
你好,
感谢您与我们联系。
输出上没有方形脉冲可能是由于寄生电容。
推挽输出,电路板,插座和范围探头创建寄生RC电路。RC电路需要一些时间才能收取费用。在途中的范围越多,电容越高,时间常数越大(t = r * c)。
如果您希望看到芯片需要进行平方脉冲,请将其焊接在PCB上,并使用特定设备,带有连接器的短线(如SMA连接器)和阻抗匹配等。您可能需要减少来自等式T = R * C的C分量。请让我知道这可不可以帮你
亲切的问候
夏天
嗨希凡尼,
谢谢你的建议。
根据您的解释,我可以得出结论,OSC的设置是否正确(预测器和输出设置为1)?
谢谢
你好,
是的,当前设置是正确的。如果您进一步想要显着降低该值,可以使用CLK预测和输出分频器
亲切的问候
夏天