产生25MHz波形,具有50%的占空比

⚠️
嗨,...感谢您来论坛。令人兴奋的消息!我们现在正在迁至我们的新论坛平台,将提供更好的功能,并包含在主对话框网站中。所有帖子和帐户都已迁移。我们现在只接受新论坛上的流量 - 请发布任何新线程https://www.dialog-seminile.com/support.。我们将在未来几天修复错误/优化搜索和标记。
4个帖子/ 0新
最后一篇
Eng-K.
离线
最后一次露面:1周4天前
加入:2019-05-21 02:47
产生25MHz波形,具有50%的占空比

你好,

我打算使用SLG46826V来设计CLK缓冲区,以产生25MHz波形,其中50%占空比

然而,产出似乎不是我期待的。

附件是具有波形的设计。

您能否提一些建议?

依恋:
设备:
设备编号:
SLG46826V.
Ssaravan.
离线
最后一次露面:6个月4周前
职员
加入:2019-10-01 13:53
你好,

你好,

感谢您与我们联系。

输出上没有方形脉冲可能是由于寄生电容。

推挽输出,电路板,插座和范围探头创建寄生RC电路。RC电路需要一些时间才能收取费用。在途中的范围越多,电容越高,时间常数越大(t = r * c)。

如果您希望看到芯片需要进行平方脉冲,请将其焊接在PCB上,并使用特定设备,带有连接器的短线(如SMA连接器)和阻抗匹配等。您可能需要减少来自等式T = R * C的C分量。请让我知道这可不可以帮你

亲切的问候

夏天

Eng-K.
离线
最后一次露面:1周4天前
加入:2019-05-21 02:47
嗨希凡尼,

嗨希凡尼,

谢谢你的建议。

根据您的解释,我可以得出结论,OSC的设置是否正确(预测器和输出设置为1)?

谢谢

Ssaravan.
离线
最后一次露面:6个月4周前
职员
加入:2019-10-01 13:53
你好,

你好,

是的,当前设置是正确的。如果您进一步想要显着降低该值,可以使用CLK预测和输出分频器

亲切的问候

夏天