7个帖子/ 0新
最后一篇
vesan.
离线
最后一次露面:5年9个月前
格鲁鲁 掌握
加入:2014-06-26 08:49
test_ctrl_reg文档

也是还可以记录test_ctrl_reg。目前数据表并没有对此说任何事情。

ciano.
离线
最后一次露面:1个月1周前
加入:2014-10-03 08:13
也许我可以加上困惑

也许我可以在这里添加困惑。我想将16MHz Trim GPIO输出移动到另一个端口而不是P0_5,我有一个想法,test_ctrl_reg与此有关。
是否可以移动16MHz修剪输出?
test_ctrl_reg在这个意义上有哪个角色?

此致,
Ciano Frost.
丹麦

mt_dialog.
离线
最后一次露面:4个月2周前
职员
加入:2015-06-08 11:34
嗨Ciano,

嗨Ciano,

test_ctrl_reg是控制GPIO中时钟输出的TEST_CTRL_REG,但您不能更改引脚的映射。静脉器的输出位于预定义的针脚中。

p0 [5] - > xtal16m_clk,p0 [6] - > xtal32k_clk,p0 [7] - > rc16m_clk,p1 [0] - > rc32k_clk。

谢谢mt_dialog.

ciano.
离线
最后一次露面:1个月1周前
加入:2014-10-03 08:13
嗨对话框,

嗨对话框,

谢谢你的答案。
您能否告诉我test_ctrl_reg的语法,用于单独启用/禁用映射xtal16m_clk,xtal32k_clk,rc16m_clk和rc32k_clk到他们的gpios?

此致,
Ciano Frost.
丹麦

mt_dialog.
离线
最后一次露面:4个月2周前
职员
加入:2015-06-08 11:34
嗨Ciano,

嗨Ciano,

如果设置寄存器test_ctrl_reg的0位并将这些引脚配置为输出,则可以读取这些引脚上的时钟。您无法单独启用或禁用它们。但如果您未将其设置为输出,则不会在引脚上获取时钟源。

谢谢mt_dialog.

ciano.
离线
最后一次露面:1个月1周前
加入:2014-10-03 08:13
嗨对话框。

嗨对话框。

谢谢你的答案。
一个问题更多:
将0位设置为test_ctrl_reg,而p0 [5]作为输出,16mzh clk将被路由到p0 [5]。在这种配置中,可以使用p0 [6],p0 [7] amd p1 [0],如UART这样的其他目的?或者他们会被封锁吗?

例如,我想使用P0 [6]和P0 [7]为UART,而Test_CTRL_REG位0设置。我的申请是生产16MHz Xtal Trim。

此致。
Ciano Frost.
丹麦

mt_dialog.
离线
最后一次露面:4个月2周前
职员
加入:2015-06-08 11:34
嗨Ciano,

嗨Ciano,

您可以使用其他端口进行输入目的,如果将PIN配置为输出并设置Test_Ctrl_reg的0位,则时钟将成为GPIO的输出。

谢谢mt_dialog.