你好,
我想读的电压电阻分压器(NTC热敏电阻和一个固定的R),总是过低的值。现在我怀疑ADC输入负载,而高阻抗源。那么实际上是ADC加载特点:有采样电容负载输入销——有多大?你能给一些建议的最大源阻抗ADC输入信号连接?
/埃嘉尼•海基宁
GPADC没有输入缓冲阶段。在采样阶段0.2 pF的电容器切换到输入线。这个电容器在中级水平的pre-charge输入阻抗是无限的。敌我识别你,你使用attentuator 3 x衰减器提出了300 k输入阻抗。
BR JE_Dialog。
谢谢,澄清了很多。你有3 x衰减精度吗?没有找到数据表。
BR埃罗
嗨JE_Dialog
我设计一个安全的连接到ADC销,所以我需要知道输入impendance前端过滤配置相匹配。信号范围是0-3v,我设置GP_ADC_ATTN3X。所以,我可以考虑ADC输入结构如下图?* * * * * * Risistors * * * * * * * * * * * * * * * * *信号|R1 = 200 k| - - - - - - - - - - - - - - - - - - - - - - - - > ADCR2 = 100 k|接地* * * * * * * * * * * *电容* * * * * * * * * * * * *- - - - - - - > ADC|C = 0.2 pf|接地
是C样品/保持电容?
谢谢你的任何建议。
嗨bemoon,
是的,你上面描述的ADC衰减器的电路,包括样例并保持电容器是的pf值是0.2。
由于MT_dialog
你好埃嘉尼•海基宁
请检查这篇文章http://support.dialog-semiconductor.com/adc-issues
希望它可以帮助。
谢谢腻过。
你好埃罗,下面请查收。规范的关键是它的一个300 k的输入impedacne(电阻网络200 k / 100 k分频器)。我没有规范细节绝对准确,但我认为他们削减比例而不是绝对值是情况最抵抗两脚规在SAR ADC。(我将检查)。BR JE_Dialog
“3 x输入衰减器是用一个电阻来实现分频器网络。当钻头GP_ADC_CTRL_REG2 GP_ADC_ATTN3X将' 1 ',选择ADC输入的输入阻抗通道 变成 300 k (typical) 代替 infinite.在电阻分压器网络将需要更多在采样阶段沉淀时间。一般的指导原则位GP_ADC_ATTN3X = 1:选择输入channel, 然后 等待 1 s (16 时钟 cycles) 之前 开始的转换。唯一所需的采样时间衰减器的影响,转换时间仍然存在大约一个时钟周期的16兆赫(62.5 ns)。”
只是一个快速更新……ADC resistors aren't rtimmed but are well define, so better than 1% tolerance on the ration.
确保应用1µsec推迟采取样本之前,其他的阅读是太低了。
BR JE_Dialog
你好,
GPADC没有输入缓冲阶段。在采样阶段0.2 pF的电容器切换到输入线。这个电容器在中级水平的pre-charge输入阻抗是无限的。敌我识别你,你使用attentuator 3 x衰减器提出了300 k输入阻抗。
BR JE_Dialog。
谢谢,澄清了很多。你有3 x衰减精度吗?没有找到数据表。
BR埃罗
嗨JE_Dialog
我设计一个安全的连接到ADC销,所以我需要知道输入impendance前端过滤配置相匹配。信号范围是0-3v,我设置GP_ADC_ATTN3X。
所以,我可以考虑ADC输入结构如下图?
* * * * * * Risistors * * * * * * * * * * * * * * * * *
信号
|
R1 = 200 k
| - - - - - - - - - - - - - - - - - - - - - - - - > ADC
R2 = 100 k
|
接地
* * * * * * * * * * * *电容* * * * * * * * * * * * *
- - - - - - - > ADC
|
C = 0.2 pf
|
接地
是C样品/保持电容?
谢谢你的任何建议。
嗨bemoon,
是的,你上面描述的ADC衰减器的电路,包括样例并保持电容器是的pf值是0.2。
由于MT_dialog
你好埃嘉尼•海基宁
请检查这篇文章http://support.dialog-semiconductor.com/adc-issues
希望它可以帮助。
谢谢腻过。
你好埃罗,下面请查收。规范的关键是它的一个300 k的输入impedacne(电阻网络200 k / 100 k分频器)。我没有规范细节绝对准确,但我认为他们削减比例而不是绝对值是情况最抵抗两脚规在SAR ADC。(我将检查)。BR JE_Dialog
“3 x输入衰减器是用一个电阻来实现
分频器网络。当钻头
GP_ADC_CTRL_REG2 GP_ADC_ATTN3X将
' 1 ',选择ADC输入的输入阻抗
通道 变成 300 k (typical) 代替 infinite.在
电阻分压器网络将需要更多
在采样阶段沉淀时间。一般的指导原则
位GP_ADC_ATTN3X = 1:选择输入
channel, 然后 等待 1 s (16 时钟 cycles) 之前 开始
的转换。唯一所需的采样时间
衰减器的影响,转换时间仍然存在
大约一个时钟周期的16兆赫(62.5 ns)。”
只是一个快速更新……ADC resistors aren't rtimmed but are well define, so better than 1% tolerance on the ration.
确保应用1µsec推迟采取样本之前,其他的阅读是太低了。
BR JE_Dialog