在睾丸板上有一个新鲜的裸体芯片,没有连接,但VDD和I2C。使用I2C串行调试板EXT电源仿真芯片,击中仿真按钮后VCC电流最多可达32.6mA至3V;删除I2C后,电流仍然存在。它会通过任何PIN运行。
我可以在IO引脚监控HV驱动器的睡眠引脚,这是高的,HV驱动器引脚是高z。osc也被迫使用相同的网络关闭电源。确认/关闭。
所有IO都是0或高,没有中途水平。当HV输出不在睡眠时但禁用时,输出引脚在轨道或GND上方0.3V。最有可能从栅极驱动电荷泵泄漏。
但32ma去哪儿了?是否有可能通过不正当的编程代码来短暂的内容?我在这里是Beta Tester吗?它依赖于依赖,在VDD上升时上升。
在我的情况下,VDD和HVDD是相同的网络。
帮助受到赞赏......
设备:
设备号码:
SLG47105V.
我从VDD轨道上取下HVVD1和2,然后模拟,电流消失,当时后,当我之后将HVVD1和2连接到VDD时,也会消失。
当HVVD2 ADN VDD在仿真传输期间断开连接时,电流保持低电平。
你好 ,
感谢您伸出援手,并进行47105V芯片的详细检查。你能告诉我当前在这里测量的吗?
亲切的问候
夏天
非编程设备似乎响应,是否需要先编程,以便能够使用Serieal调试器进行模拟?DEV板仿真在所有各种“以上导轨”信令,加I2C。这是调试器Sebds ou的命令,但没有响应表格47105V。VDD2是否需要连接?
总电流VDD + VDD2,由IT6412精密源测量
随着电动机电流<100mA,热焊盘没有以简单连接而连接
使用高级Dev Platfrom开发DEV板上的程序没有问题。
我注意到的另一件事是VDD和VDD2之间有一个二极管,所以VDD2不允许比VDD低0.6V。这在数据表中没有得到正确的反映。如果这个0.6V触发寄生装置也没有说明。
谢谢你的反馈。芯片电流消耗应通过GND测量。请你附上设计文件,所以我可以仔细看看
亲切的问候
夏天
句柄,我可以私下发送原理图
在DEV BACAL I提供3V到VDD2节点,并使用DEV板3V进行VDD逻辑电源。HV驱动器上的UVLO被禁用。
芯片只有2个连接:GND和VDD,VDD2在PCB上连接到VDD。电流如精密电源所示(0.05%的精度)测量
CHIP REV 0x1 DB HW-FW:1.3.1-2.8
谢谢你的反馈。你能先编写芯片然后测量电流吗?空芯片有时可以同样行使
编程芯片确实存在问题。看来我已将两个IO端口连接到与VDD相同的电压电平,这是预期设计的一部分。端口的逻辑是Tristate或HI,因此在编程状态下没有冲突。
我的猜测是,芯片的启动是没有正确完成的,因为它在IO端口中途中的冲突。不完整的编程导致高电流状态。