你好
我打算使用SLG46826V设计一个CLK缓冲器,以产生占空比为50%的25MHz波形
然而,输出似乎不是我所期望的。
随附的是波形设计。
你能给我个建议吗?
谢谢你联系我们。
输出上没有方脉冲可能是由于寄生电容造成的。
推挽输出、电路板、插座和示波器探头构成寄生RC电路。RC电路需要一些时间充电。进入范围的元件越多,电容越大,时间常数越大(T=R*C)。
如果您想看到方形脉冲,您需要对芯片进行编程,将其焊接在PCB上,并使用特定设备、带连接器的短线(如SMA连接器)和阻抗匹配等。简单来说,您可能需要从方程式T=R*C中减少C分量。请让我知道这是否有帮助
问候
希瓦尼
嗨,希瓦尼,
谢谢你的建议。
根据您上面的解释,我能否断定OSC的设置是正确的(预分频器和输出设置为1)?
谢谢
是,当前设置正确。如果您想进一步显著降低该值,可以使用CLK预分频器和输出分频器
你好
谢谢你联系我们。
输出上没有方脉冲可能是由于寄生电容造成的。
推挽输出、电路板、插座和示波器探头构成寄生RC电路。RC电路需要一些时间充电。进入范围的元件越多,电容越大,时间常数越大(T=R*C)。
如果您想看到方形脉冲,您需要对芯片进行编程,将其焊接在PCB上,并使用特定设备、带连接器的短线(如SMA连接器)和阻抗匹配等。简单来说,您可能需要从方程式T=R*C中减少C分量。请让我知道这是否有帮助
问候
希瓦尼
嗨,希瓦尼,
谢谢你的建议。
根据您上面的解释,我能否断定OSC的设置是正确的(预分频器和输出设置为1)?
谢谢
你好
是,当前设置正确。如果您想进一步显著降低该值,可以使用CLK预分频器和输出分频器
问候
希瓦尼