脉冲控制延迟

⚠️
大家好. .谢谢你来到论坛。令人兴奋的消息!我们现在正在转移到新的论坛平台,它将提供更好的功能,包含在主对话网站中。所有岗位和账户都已迁移。我们现在只接受新论坛的流量-请在上面发布任何新帖子//www.xmece.com/support.我们将在未来几天修复bug /优化搜索和标记。
3个帖子/ 0个新
最后发表
danmalper1
离线
最后看到:7个月1周前
加入:2020-01-03 19:13
脉冲控制延迟

你好

我知道这是可能的脉冲延迟使用CNT/延迟SLG46620V器件,但我没有得到控制脉冲延迟。我的意思是,我使用了一个或两个CNT组件像greenpack推荐//www.xmece.com/greenpak-cookbook/sequencing-cntdly-blocks,但我想得到我所显示的pdf附件。是可能的吗?谢谢

附件:
设备:
设备数量:
SLG46620V
oleh pokalchuk
离线
最后看到:三个月两个星期前
工作人员
加入:2018-02-07 11:40
嗨danmalper1,

嗨danmalper1,

感谢您的活动!!

如果我理解正确,你的目标是将输入脉冲移动一段时间,这等于输入频率周期的一半。只有当您拥有一堆DLY块、固定频率和固定占空比时,您才能使用此方法用于所附加的链接。但是,如果其中一些条件是不可访问的,您将无法获得所需的结果。我建议使用我在前一个主题中使用的方法(https://support.dialog-semiconductor.com/forums/post/greenpak-and-greenfet-questions/width-pulse-counter),其主要思想是将输入脉冲的持续时间存储在FSM块中,并在输入变为LOW后产生相同的持续时间脉冲。我修改了一点设计,所以现在当输入变低时,我们需要等待DLY0下降时间,只有在它产生脉冲之后。通过调整DLY0时间,您将改变移位时间。

请让我知道我的理解是否正确,并查看附件,我希望它将有助于您继续在您的设备上工作。

最好的问候,

Oleh pokalchuk Sapiha

danmalper1
离线
最后看到:7个月1周前
加入:2020-01-03 19:13
亲爱的Oleh pokalchuk

亲爱的Oleh pokalchuk

很清楚,非常感谢。

我可以用来调整我的设计

问候