ADC输入负载特性

8个帖子/ 0个新
最后发表
埃罗嘉尼•海基宁
离线
最后看到:5年9个月前
加入:2015-04-27 07:00
ADC输入负载特性

你好,

我试图从一个电阻分压器(NTC热敏电阻和一个固定的R)读取电压,并总是得到过低的值。现在我怀疑ADC输入负载下相当高的阻抗源。那么ADC的实际负载特性是什么:是否有一个采样电容来负载输入管脚?你能给出一些关于连接到ADC输入的信号的最大源阻抗的建议吗?

/埃嘉尼•海基宁

设备:
JE_Dialog
离线
最后看到:3周3天前
工作人员
加入:2013-12-05 14:02
你好,

你好,

GPADC没有输入缓冲级。在采样阶段,一个0.2 pF的电容被切换到输入线上。这个电容的预充电是在中档水平,所以输入阻抗是无限的。如果你使用衰减器,3x衰减器表示大约300K输入阻抗。

BR JE_Dialog。

埃罗嘉尼•海基宁
离线
最后看到:5年9个月前
加入:2015-04-27 07:00
谢谢,这让我明白了很多。

谢谢,这让我明白了很多。你有3x衰减精度的规格吗?没有在数据表中找到。

BR埃罗

bemoon
离线
最后看到:2年1个月前
加入:2017-07-19并表达
嗨JE_Dialog

嗨JE_Dialog

我正在设计一个连接到ADC引脚的AFE,所以我需要知道输入阻抗来匹配前端滤波器配置。由于信号范围是0-3v,我设置了GP_ADC_ATTN3X。
那么,我能把ADC的输入结构考虑如下图吗?
* * * * * * Risistors *****************
信号
|
R1 = 200 k
|------------------------> ADC
R2 = 100 k
|
接地
************ 电容 *************
——> ADC
|
C = 0.2 pf
|
接地

C是样品/保持电容吗?

谢谢你的建议。

MT_dialog
离线
最后看到:1个月前4个星期前
工作人员
加入:2015-06-08 34
嗨bemoon,

嗨bemoon,

是的,你上面描述的是带有衰减器的ADC电路,包括样本和保持电容,是的,值是0.2pF。

由于MT_dialog

MT_dialog
离线
最后看到:1个月前4个星期前
工作人员
加入:2015-06-08 34
你好埃嘉尼•海基宁

你好埃嘉尼•海基宁

请查看这篇文章http://support.dialog-semiconductor.com/adc-issues

希望它可以帮助。

谢谢腻过。

JE_Dialog
离线
最后看到:3周3天前
工作人员
加入:2013-12-05 14:02
嗨,Eero,请在下面找到。

嗨,Eero,请在下面找到。关键规格是它的300K输入阻抗(电阻网络200K/100K分频器)。我没有关于绝对精度的详细规格,但我假设它们被调整了比例,而不是绝对值,就像在SAR ADC的大多数电阻分频器的情况下一样。(我将检查)。BR JE_Dialog

3x输入衰减器是通过一个电阻实现的
分频器网络。当钻头
GP_ADC_CTRL_REG2[GP_ADC_ATTN3X]设置
' 1 ',所选ADC输入的输入阻抗
频道变成300k(典型)而不是无限。在
另外,对电阻分配器网络的要求也会更高
采样阶段的沉降时间。一般的指导原则
GP_ADC_ATTN3X = 1是:选择输入
通道,然后等待1s(16个时钟周期),然后开始
的转换。只有所需的采样时间
受衰减器的影响,转换时间保持不变
大约一个16mhz (62.5 ns)的时钟周期。”

JE_Dialog
离线
最后看到:3周3天前
工作人员
加入:2013-12-05 14:02
只是一个快速更新…

只是一个快速更新…ADC resistors aren't rtimmed but are well define, so better than 1% tolerance on the ration.

取样前请确保有1µsec的延迟,否则读数太低。

BR JE_Dialog